AMD Ryzen 5000 Zen 3, 8 núcleos por CCX con caché integrado

[ad_1]

La exageración está comenzando a crecer con estos artículos Ryzen 5000, no podemos ocultarlo, y tenemos grandes esperanzas de cuál debería ser el paso definitivo para que AMD compita cara a cara con Intel en todas las áreas y mercados, sin ninguna diferencias tampoco.

Zen 3 será la evolución de Zen 2, pero esto no significa que el desarrollo sea lento, al contrario. La mayoría de los problemas basados ​​en la pendiente interna y la RAM se solucionarán o minimizarán, con la excepción de las mejoras posteriores al final y al final. El primer paso se confirma hoy: ajuste estructural y matriculación en el medio CCD y CCX.

Una vez más el EPYC con Milán lidera el camino en Zen 3

La posición y el diseño del Zen 3 será una serie muy de apuestas y aunque los datos se están desmoronando y todo se maneja de forma inteligente, el primer y más importante paso para aumentar el rendimiento y fin de los problemas ha terminado. a ser confirmado por Patrick Shur.

Tenemos que mirar por dónde empezar, porque tanto el Ryzen 4000 Renoir como el Ryzen 3000 Matisse tienen marcos monolíticos según matrices. Como bien sabemos, cada matriz contiene varias matemáticas y dentro de cada una tenemos dos CCX de manera desigual.

Cada CCX tiene su propio repositorio L3, que se puede distribuir directamente dentro del CCD ya que partimos de dos partes. L3 de 16 MB y aquí está uno de los principales problemas del Zen 2, porque según la propia AMD la latencia ha crecido tras otra arquitectura para proporcionar estadísticas entre 35 y 40 ciclos por segundo.

Cada CCX se puede aumentar a 4 núcleos, lo que hace un total de 8 núcleos por CCD y desde allí se continúa agregando más de estos a la PCB principal para incluir todos los núcleos. ¿Cómo se manejará esto en Zen 3?

AMD Ryzen 5000: simplifique la gestión de posiciones y reduzca la latencia general

El simple tiende a funcionar mejor que el complejo real y, por regla general, crea menos problemas. Esta parece ser la idea que usará AMD en Zen 3, como se informó y se especuló, esta obra de construcción será editada Los 8 núcleos tienen un repositorio L3 integrado para cada CCX.

Esto deja una vista completamente diferente para los procesadores, porque al no usar el proceso litográfico más avanzado que permite el uso de múltiples traductores en mm2, AMD puede generar directamente el término CCD y especificar CCX directamente.

¿Por qué? En pocas palabras, no pudieron aumentar la cantidad de corales en EPYC o Ryzen, donde el límite puede haber sido 64 núcleos y 128 hilos, pero para aumentar el número de núcleos con CCX no es necesario usar dos de ellos con CCD, ya tendremos un CCX con 8 coros en lugar de dos y 4 en ellos, por lo que el manejo y uso de CCD no tiene sentido para comienzo.

Aunque esto no está confirmado y es pura especulación, obviamente tienen sentido, pero al mismo tiempo no están hablando de un tema importante: tamaño L3, ¿AMD mantendrá el mismo tamaño? No hay rumores de esto, pero la simplificación deja claro que puede mantenerse o reducirse, en gran parte por la dependencia de otras mejoras estructurales.

La expansión no es posible debido a los costos financieros y al aspecto del sitio de construcción, tendrá que haber cambios muy drásticos para que se produzcan e incluso si no se excluye, es posible.

AMD Cezanne enseña pata, pisotea A0 con 8 núcleos

Los detalles originales del primer procesador de computadora portátil están aquí, y aunque son mínimos, son simplemente atractivos. El chip viene con un código OPN 100-000000285-30_Y donde se informa que estamos frente a un procesador de 8 núcleos y 16 cables certificado bajo A0 3GHz booster en Boost.

Los rumores son nuevos e indican que AMD continuará con su estrategia de vuelta con su socket FP6, así que veremos nuevamente. SP3, AM4 y el nombre FP6 bajo el mismo parámetro de construcción. Esto podría significar que las APU en este momento no tendrán un cambio tan grande como el Ryzen 4000, lo que debería significar una llegada anticipada al mercado.

El servidor EPYC Milán sigue el mismo procedimiento, donde se muestran el procesador original y su código OPN 100-000000114-07_22 / 15_N, por lo que estamos tratando con una CPU con un reloj básico de 1.5 GHz y un Boost de 2.2 GHz de sus 64 cables y 128 hilos. También se ha informado que se ve en una configuración de socket diseñada para hacer 128 núcleos y 256 hilos, por lo que todo parece ir desde la fuerza hasta la potencia de AMD.

Por último, y centrado en el escritorio, lo único que sabemos sobre Vermeer es que las CPU están en el rango B0, por lo que parece que AMD no está planeando lograr nuevas mejoras, sobre todo porque hemos visto este movimiento durante meses y están vigentes. en eso. Veremos que acaba filtrándose antes del lanzamiento oficial de estos Ryzen 5000, porque a estas alturas nos dejarán con el bombo hasta el primer día de rodaje.



[ad_2]

Leave your vote

113 puntos
Upvote Downvote

Deja un comentario

Add to Collection

No Collections

Here you'll find all collections you've created before.